• <tr id='uw1zNS'><strong id='uw1zNS'></strong><small id='uw1zNS'></small><button id='uw1zNS'></button><li id='uw1zNS'><noscript id='uw1zNS'><big id='uw1zNS'></big><dt id='uw1zNS'></dt></noscript></li></tr><ol id='uw1zNS'><option id='uw1zNS'><table id='uw1zNS'><blockquote id='uw1zNS'><tbody id='uw1zNS'></tbody></blockquote></table></option></ol><u id='uw1zNS'></u><kbd id='uw1zNS'><kbd id='uw1zNS'></kbd></kbd>

    <code id='uw1zNS'><strong id='uw1zNS'></strong></code>

    <fieldset id='uw1zNS'></fieldset>
          <span id='uw1zNS'></span>

              <ins id='uw1zNS'></ins>
              <acronym id='uw1zNS'><em id='uw1zNS'></em><td id='uw1zNS'><div id='uw1zNS'></div></td></acronym><address id='uw1zNS'><big id='uw1zNS'><big id='uw1zNS'></big><legend id='uw1zNS'></legend></big></address>

              <i id='uw1zNS'><div id='uw1zNS'><ins id='uw1zNS'></ins></div></i>
              <i id='uw1zNS'></i>
            1. <dl id='uw1zNS'></dl>
              1. <blockquote id='uw1zNS'><q id='uw1zNS'><noscript id='uw1zNS'></noscript><dt id='uw1zNS'></dt></q></blockquote><noframes id='uw1zNS'><i id='uw1zNS'></i>
                  当前位置 >>  首页 >> 综合信息 >> 综合新闻

                综合新闻

                微电子所在新型存储器及硬件安全芯片领域取得突破性进展

                稿件来源:重点实验室 杨建国 张康玮 发布时间:2020-06-22

                  近日微电子所在新型存储器※及硬件安全芯█片研究领域取得重要进展。刘明院士科研团队两篇研究论文成功入选2020年第40届超大规模集№成电路研讨会(Symposium on VLSI)。 

                  在硬件安全芯片领域,刘明院士/吕杭炳研究员团队展示了一种利用电荷俘获鳍式晶▼体管(Charge Trapping FinFETCT-FinFET)器件短期阈值电压恢复特征的真随机卐数发生器(TRNG)芯片(图1)。研究人员创新地设计了一种时间-频率转换电路,将CT-FinFET阈值电压的弛豫时间转变为高速真随@ 机数据流。该TRNG-10~85范围,对◇幅度高达600mV和频︾率高达1.5G Hz的功率噪声表现出极大的抗攻击能力。论↑文展示的TRNG芯片通过了NIST 800-22NIST 800-90B所有ω 的随机性测试项,是一种非常有潜】力面向先进工艺节点的硬件安全解决方案。该项工作被组委会邀请参⌒加今年VLSI Demo Session的展示。 

                  上述研究成果以题为“Robust True Random Number Generator Using Stochastic Short-Term Recovery of Charge Trapping FinFET for Advanced Hardware Security”的论文入选2020 VLSI Technology。微电子所杨建国副研究员和丁庆婷博士为共同第一作者,吕杭◎炳研究员和刘明院士为通讯作者。  

                  在新型存╳储器方面,刘明院士/吕杭炳研究员团队与复旦大学薛晓勇副教授合作首次提出◤了基于PMOS选择器的1T2R 结构RRAM单元,并采用分层位∮线和三态单元存储技术,使漏电流降低了90%以上。设计了电流精确√补偿限流电路和自适应写驱动电路,大幅度提高了阵列的可靠性,同时开发了基于1T2R 自身阵列特点的高速电流型读取电路,实现了极端▃条件下的高速读取。论文展示了28nm1.5Mb RRAM测试芯片,将嵌入式NVM 存储密度记录々提高了40%,达到14.8 Mb / mm2(图2)。 

                  上述研究成果以题为“A 28nm 1.5Mb Embedded 1T2R RRAM with 14.8 Mb/mm2 Using Sneaking Current Suppression and Compensation Techniques”的论文入选2020 VLSI Circuit。微电子所杨建国副研究员为第一作者,吕杭炳研究员和复旦大学薛晓勇▲副教授为█通讯作者。  

                  

                     刘明院士团■队在RRAM方向的研究工作始于2005年,在基础物理♀、器件结构、电路设计等方向进行了系统深入的研究。研究团队于2015年开始先后与国内主要代工厂中芯国际、华力微电子及上海集成电路研发中心ㄨ合作开发嵌入式RRAM的量产技术,在中芯国际28nm工艺平台、华力40nm工艺平台上开发了成套∴RRAM单元结构与集▓成技术,为在先进工艺节点上设计新一代低功耗、高性能SOC芯片提供了重要的技术平台,相关成果已经开始和终端企业合作推进产〖业化。在RRAM高密度三维集成方面,刘明院士团队提【出了可与3D NAND相媲美的↘垂直三维集成架构,在国际上率先成功研制了4层(2015 IEDM)与8层(2017 IEDMRRAM三维¤堆叠阵列,相关研究工作被国际同行列为近五十年来RRAM发展历史中重要事件之一。 

                  相关工作得⌒ 到国家自然基金委、科技部〓重点研发计划、彩神8快3B类先导专项等项目的支@持。 

                  背景介绍: 

                  VLSIISSCC(国际固态电路会议)、IEDM(国际☆电子器件会议)并称微电子技术领域的奥林√匹克盛会VLSI是超大规模集成电路和半导体器◣件领域里最顶尖的国际会议之一,是展现IC技术最新成果的重要窗口。据组委会@ 介绍,今年VLSI收到了创纪录数量的投稿,而论文录用率创历史新〗低。器件与工↑艺方向,微电子所作为大陆唯一论文入◥选单位;电路设计方向,大陆也仅有两篇论文入选(另外一篇为浙江大学与德克萨斯大学奥斯汀分校合作论文),这也是微电子所电路工作的■首次入选。 

                  相关链接:https://vlsisymposium.org  

                附件: